Intel podaje szczegóły na temat cxl, jego odpowiedzi na połączenie nvlink
Spisu treści:
CXL (Compute Express Link) to ambitna technologia interfejsu połączenia dla urządzeń wymiennych o dużej przepustowości. Zasadniczo został zaprojektowany w celu przezwyciężenia wielu technicznych ograniczeń PCI-Express, z których najmniejszym jest przepustowość.
Intel CXL będzie korzystał z linii PCIe 5.0 32 Gb / s
Intel zaprojektował interfejs CXL z myślą o grafice „Xe”, szczególnie w środowiskach centrów danych, które są szczególnie podobne do NVLink lub InfinityFabric. Rozwój CXL jest również napędzany przez duże firmy akcelerujące obliczenia, takie jak NVIDIA i AMD, które już mają podobne połączenia wzajemne. Na specjalnym wydarzeniu zatytułowanym „Dzień połączeń 2019” Intel przedstawił prezentację techniczną, która szczegółowo wyjaśnia działanie CXL.
Wiele szczegółów technicznych
Intel stworzył interfejs połączenia CXL, aby wyprzeć PCI-Express w środowiskach centrów danych, ponieważ pozwalają one w większym stopniu na większą przepustowość, więcej podłączonych urządzeń i mniejsze opóźnienia. Opóźnienie jest największym wrogiem pul pamięci współdzielonej, które obejmują wiele fizycznych komputerów. CXL został zaprojektowany w celu przezwyciężenia wielu z tych problemów bez wykluczania najlepszej części PCIe: prostoty i możliwości adaptacji.
Intel postrzega CXL jako alternatywny protokół działający na fizycznej warstwie PCIe. Intel CXL będzie początkowo używać linii PCIe 5.0 o przepustowości 32 Gb / s, ale Intel planuje aktualizację do PCIe 6.0 później (i teoretycznie poza nią) w celu skalowania.
Intel szczyci się tym, że CXL oferuje mniejsze opóźnienia w porównaniu z innymi opcjami połączeń.
Branża zmierza w kierunku spójnych protokołów pamięci podręcznej, a wielcy producenci oryginalnego sprzętu, tacy jak Dell EMC i HPE, dążą do tego. Mamy nadzieję, że dowiemy się więcej o Intel CXL w przyszłości, ale wciąż są wczesne dni. Niedawna premiera Intel Xeon drugiej generacji obejmowała PCIe 3.0. Oczekujemy, że Cooper Lake będzie miał PCIe Gen4 pod koniec tego roku i do 2020 roku, a następnie dołączy procesory serwerowe Intel do obsługi PCIe 4.0 do 2020 roku. Tymczasem AMD wyda EPYC „Rome” z PCIe 4.0 za kilka miesięcy.
Huawei podaje szczegóły na temat pojawienia się technologii turbo GPU
Huawei zaproponował harmonogram nadejścia kolejnej aktualizacji z technologią GPU Turbo, która obiecuje wyższą wydajność gier. Huawei potwierdza, że wydajność przetwarzania grafiki poprawi się o 60%, a zużycie energii zostanie zmniejszone o 30% z GPU Turbo.
Intel podaje szczegóły na temat lodowego jeziora i jego nowego igpu gen11
Intel „Ice Lake” będzie pierwszą znaczącą architekturą procesorów firmy od słynnego Skylake w 2015 roku.
Intel podaje znacznie więcej szczegółów na temat gen11 w gdc
Intel opublikował szczegółowo wszystko na temat architektury graficznej Gen11, która jest sercem nowej grafiki zintegrowanej z GDC.